1. 打开PowerDC,新建Workspace。
2.在single-board/package IR dropanalysis下,点击“load a new/diifferent layout”,导入layout的.brd文件(sigrity与cadence完美兼容,不像其他文件需要先转化为.spd文件)。刚导入的板子五颜六色,我们可以在右边的“Net Manager”里面右边点击disable all nets,让板子全暗。
这里我们仿真DDR的power,如图右键电感前端“enable net N3387213″,电感后端”enable net VCC_DDRIO”和地“GND”。
(资料图)
并在net manager里面通过搜索找到N3387213(需要分析的电压网络),把它定义为powernet,如图。
3. 设置叠层参数,刚导入的PCB叠层铜箔材料参数非常简洁,不利于仿真,点击左侧的“check stackup”,弹出设置窗口,在材料行设置为sigrity自带的copper参数。
4. 设置pad属性,点击旁边的“pad stack”,默认pad的厚度为空,我们依项目实际层厚设置,把下面的单位从mm改为mil,便于观看,厚度我们这里随便设置为1oz,即1.4mil,0.5oz则为0.7mil。按住shift键将前面颜色不为暗(有效)的元件的pad全选都设置为1.4mil。
设置有效via厚度为1mil左右,实际项目按实际情况设置。设置完后点击OK。 5. setup VRM,点击“Set nup VRMs”,依次按如图设置电源。
6. 设置sink即负载端参数。
存储芯片和控制芯片
7. 设置分立器件,网络中的电感饱和电流等参数;
8. 保存workspace文件;
9.运行仿真;
10 . 查看仿真结果,在GND信号上右键鼠标“disable net GND”,方便查看;
11.点击左侧3D E-Distributions 3D结果可以查看电流流动静态图和动态图,可以看出在输出端较窄的地方和负载端过孔处电偶密度较为集中;
12. 右边菜单栏,可以选择不同的仿真结果查看不同的仿真结果;
标签: